Áö¸à½º µðÁöÅÐ Àδõ½ºÆ®¸® ¼ÒÇÁÆ®¿þ¾î, Áö¸à½º EDA »ç¾÷ºÎ´Â ¿À´Ã, ½Ã¹Ä·¹ÀÌÅÍ ÀÇÁ¸¼ºÀÌ ¾ø´Â ÀÚ»çÀÇ Questa Verification IP ¼Ö·ç¼ÇÀÌ ÀÌÁ¦ °í¼º´É ÄÄÇ»ÆÃ(HPC) ¾ÖÇø®ÄÉÀ̼ÇÀ» À§ÇÑ »õ·Î¿î Compute Express Link (CXL) 3.0 ÇÁ·ÎÅäÄÝÀ» Áö¿øÇÑ´Ù°í ¹ßÇ¥Çß´Ù.
CXL 3.0ÀÇ ±â¹ÝÀÌ µÇ´Â PCIe(Peripheral Component Interconnect Express) ³×Æ®¿öÅ· ÇÁ·ÎÅäÄÝÀº ¼¼°è ÃÖ°í ¼º´ÉÀÇ Å¬¶ó¿ìµå ÄÄÇ»Æà ¼¹ö´Â ¹°·Ð Àü ¼¼°èÀÇ ¼ö½Ê¾ï ½º¸¶Æ® ¿¬°á ÀåÄ¡µé °£¿¡ µ¥ÀÌÅ͸¦ ½Å¼ÓÇÏ°Ô Àü¼ÛÇÒ ¼ö ÀÖµµ·Ï ÇØÁØ´Ù.
Áö¸à½ºÀÇ CXL 3.0¿ë Questa Verification IP ¼Ö·ç¼ÇÀº Áö±Ý ¹Ù·Î »ç¿ë °¡´ÉÇϸç, ¸ðµç ½Ã¹Ä·¹ÀÌÅÍÀÇ ¸ðµç ÷´Ü °ËÁõ ȯ°æ¿¡ ¿Ïº®ÇÏ°Ô ÅëÇյȴÙ. »õ·Î¿î CXL 3.0 ÇÁ·ÎÅäÄÝÀ» ÀÚ»çÀÇ Â÷¼¼´ë ¼³°è¿¡ ÅëÇÕÇÏ°íÀÚ ÇÏ´Â °í°´À» À§ÇØ ÀÌ ¼Ö·ç¼ÇÀº °í°´ÀÌ ºí·Ï ·¹º§ ¼³°è, ¼ºê½Ã½ºÅÛ ¼³°è ¹× SoC(System-on-a-chip) ¼³°è °ËÁõÀÇ »ý»ê¼º°ú À¯¿¬¼ºÀ» ÃÖÀûÈÇÒ ¼ö ÀÖµµ·Ï Áö¿øÇϹǷΠŸÀÓÅõ¸¶ÄÏÀ» ´ÜÃàÇÒ ¼ö ÀÖ´Ù.
°ËÁõ Ŭ·ÎÀú¸¦ ¾Õ´ç±â°í º¹ÀâÇÑ ¼³°è ¹®Á¦¸¦ µå·¯³»µµ·Ï ¼³°èµÈ Áö¸à½ºÀÇ Questa Verification IP ¼Ö·ç¼ÇÀº CXL 3.0 »ç¾çÀÇ Àü °èÃþ¿¡ °ÉÄ£ »ó¼¼ÇÑ ±â´É °ËÁõÀ» Áö¿øÇÑ´Ù. Áö¸à½ºÀÇ ÃֽŠÁ¦Ç°¿¡´Â ¹Ù·Î »ç¿ë °¡´ÉÇÑ °ËÁõ ±¸¼º¿ä¼Ò¿Í ¿ÏºñµÈ ½ºÆ¼¹Ä·¯½º°¡ Æ÷ÇԵǾî ÀÖÀ¸¹Ç·Î »ý»ê¼ºÀ» ³ôÀÌ°í °ËÁõ »çÀοÀÇÁ¸¦ ¾Õ´ç±æ ¼ö ÀÖ´Ù. ¶ÇÇÑ ÀÌ ¼Ö·ç¼ÇÀº ¸¹Àº °æÀï ¼Ö·ç¼Ç¿¡¼ µå·¯³ª´Â ¼³°è ÆíÇâ»çÇ×µµ Á¦°ÅÇÒ ¼ö ÀÖ´Ù.
Áö¸à½ºÀÇ CXL 3.0 ÇÁ·ÎÅäÄÝ Áö¿ø¿¡ ´ëÇÑ ÀÚ¼¼ÇÑ ³»¿ëÀº °ø½Ä ȨÆäÀÌÁö¿¡¼ È®ÀÎÇÒ ¼ö ÀÖ´Ù.
|