ÀÎÅÚÀº °í°´ÀÇ Áõ°¡ÇÏ°í ÀÖ´Â ¿ä±¸»çÇ×À» ÃæÁ·Çϱâ À§ÇØ ÀÎÅÚ ¾ÖÁú·º½º(Intel Agilex) FPGA Æ÷Æ®Æú¸®¿À¸¦ È®ÀåÇÏ°í ÇÁ·Î±×·¡¸Óºí ¼Ö·ç¼Ç ±×·ì(PSG) Á¦Ç°±ºÀ» È®´ëÇß´Ù°í 15ÀÏ ¹àÇû´Ù.
ÀÎÅÚÀº À̸¦ ÅëÇØ »ç¿ëÀÚ Á¤ÀÇ ¿öÅ©·Îµå, Çâ»óµÈ AI ¿ª·® µîÀÇ ¿ä±¸»çÇ×À» ÃæÁ·ÇÏ°í, ´õ ³·Àº ÃѼÒÀ¯ºñ¿ë(TCO) ¹× ¿ÏÀüÇÑ ¼Ö·ç¼ÇÀ» Á¦°øÇÑ´Ù. ÀÌ ½Å±Ô Á¦Ç°°ú ±â¼úµéÀº 9¿ù 18ÀÏ(ÅÂÆò¾ç Ç¥Áؽà ±âÁØ) ÀÎÅÚ FPGA Å×Å©³î·ÎÁö µ¥ÀÌ(IFTD)¸¦ ÅëÇØ °ø°³ÇÒ ¿¹Á¤ÀÌ´Ù. IFTD´Â Çϵå¿þ¾î ¿£Áö´Ï¾î, ¼ÒÇÁÆ®¿þ¾î °³¹ßÀÚ ¹× ½Ã½ºÅÛ ¾ÆÅ°ÅØÆ®µéÀÌ ÀÎÅÚ ¹× Çù·Â ¾÷ü Àü¹®°¡¿Í ±³·ùÇÏ´Â ¿¬·Ê Çà»çÀÌ´Ù.
FPGA´Â ÀÀ¿ëÇÁ·Î±×·¥ ¹× ¿öÅ©·Îµå¿¡ ´ëÇØ À¯¿¬ÇÏ°í ÃÖÀûÈµÈ Ç÷§Æû ±â´ÉÀ» Á¦°øÇÏ´Â µî ÀÎÅÚ Æ÷Æ®Æú¸®¿À¿¡¼ Áß¿äÇÑ ¿ªÇÒÀ» ÇÑ´Ù. ½Ç¸®ÄÜ, ÁöÀûÀç»ê(IP) ¹× ¼ÒÇÁÆ®¿þ¾î¸¦ ÅëÇÑ AI ¿ª·®À» È°¿ëÇØ Å¬¶ó¿ìµåºÎÅÍ ¿§Áö±îÁö °í°´ÀÇ °úÁ¦¸¦ ÇØ°áÇÒ ¼ö ÀÖµµ·Ï µ½´Â´Ù.
ÀÎÅÚÀº À̹ø ¹ßÇ¥·Î ÀÎÅÚ FPGA Æ÷Æ®Æú¸®¿À¿¡ ÅõÀÚ¸¦ È®´ëÇÏ°í ÀÖÀ½À» ÀÔÁõÇß´Ù. ÀÎÅÚÀº 2023³â ÇöÀç±îÁö ¿¹Á¤µÇ¾î ÀÖ´ø 15°³ÀÇ ½ÅÁ¦Ç° Áß 11°³¸¦ ½ÃÀå¿¡ ¼±º¸ÀÌ´Â µî Àü·Ê¾øÀÌ ¸¹Àº ½ÅÁ¦Ç°À» Ãâ½ÃÇÏ°í ÀÖ´Ù. ÀÎÅÚÀº 2ºÐ±â ½ÇÀû¹ßÇ¥ ´ç½Ã ÇÁ·Î±×·¡¸Óºí ¼Ö·ç¼Ç ±×·ìÀÌ Àü³â µ¿±â ´ëºñ 35%ÀÇ ¸ÅÃâ ¼ºÀåÀ» ±â·ÏÇÏ´Â µî 3ºÐ±â ¿¬¼ÓÀ¸·Î ¸ÅÃâ ±â·ÏÀ» °æ½ÅÇß´Ù°í ¹àÈù ¹Ù ÀÖ´Ù.
ÀÎÅÚÀº À̹ø ¾ÖÁú·º½º Æ÷Æ®Æú¸®¿À È®ÀåÀ» ÅëÇØ °³¹ßÀÚµéÀÌ ¼Ö·ç¼ÇÀ» ´õ »¡¸® ±¸ÃàÇÒ ¼ö ÀÖµµ·Ï Áö¿øÇÏ´Â ±â´É °³¼±À» Æ÷ÇÔÇØ FPGA¸¦ È°¿ëÇÑ ¸ðµç ¼öÁØÀÇ ÇÁ·Î±×·¡¹Ö °¡´É ·ÎÁ÷ ¿ä±¸»çÇ×À» ÃæÁ·ÇÒ ¿¹Á¤ÀÌ´Ù. ´õºÒ¾î, ÀÎÅÚÀº ¿ÀÇ FPGA ½ºÅÃ(OFS)À» ¿ÀǼҽº ÇüÅ·ΠÁ¦°øÇÑ´Ù. OFS´Â ÀÎÅÚÀÇ F2000X ÀÎÇÁ¶óó¸®ÀåÄ¡(IPU) Ç÷§Æû°ú ½ÅÁ¦Ç°ÀÎ ´Ï¿À½º(Nios) V ÇÁ·Î¼¼¼¸¦ ±â¹ÝÀ¸·Î ÇÑ ÃÖÃÊÀÇ Á¦Ç° ¾î´ðÅÍÀÌ´Ù.
ÀÎÅÚ ¾ÖÁú·º½º 3 FPGA ½Ã¸®Áî ¼¼ºÎ»çÇ×: ÀÎÅÚ ¾ÖÁú·º½º 3 µð¹ÙÀ̽º´Â ¼ÒÇü ÆûÆÑÅÍ¿¡¼ Àü·Â ¹× ºñ¿ëÀ» ÃÖÀûÈÇÑ FPGAÀÌ´Ù. ½Ã½ºÅÛ/º¸µå ¸ð´ÏÅ͸µ ¹× °ü¸®, ¿µ»ó ¹× ºñÀü, ÇÁ·ÎÅäÄÝ È®Àå, ÈÞ´ë¿ë À̹ÌÁö ¹× µð½ºÇ÷¹ÀÌ, ¼¾¼ À¶ÇÕ, µå¶óÀ̺ê, ·Îº¿ ÀÔÃâ·Â È®Àå ¹× ±âŸ ´Ù¾çÇÑ ÀÀ¿ëÇÁ·Î±×·¥¿¡ ÇʼöÀûÀÎ ±¸¼º ¿ä¼ÒÀÌ´Ù. ÀÎÅÚÀº ¿À´Ã B-½Ã¸®Áî¿Í C-½Ã¸®Áî µî µÎ °¡Áö »õ·Î¿î ÀÎÅÚ ¾ÖÁú·º½º 3 FPGA ½Ã¸®Áî¿¡ ´ëÇÑ ¼¼ºÎ »çÇ×À» °ø°³Çß´Ù.
B-½Ã¸®Áî FPGA´Â ÀÎÅÚ ¸Æ½º 10 FPGA ´ëºñ ´õ ³·Àº Àü·Â ¹× ´õ ÀûÀº ÆûÆÑÅÍ »ó¿¡¼ ³ôÀº ÀÔÃâ·Â ¹Ðµµ¸¦ °¡Áö°í ÀÖ´Ù. B-½Ã¸®Áî FPGA´Â ¼¹ö Ç÷§Æû °ü¸®(PFM) ¾ÖÇø®ÄÉÀ̼ÇÀ» Æ÷ÇÔÇÑ º¸µå ¹× ½Ã½ºÅÛ °ü¸®¸¦ ´ë»óÀ¸·Î ÇÑ´Ù.
C-½Ã¸®Áî FPGA´Â ´Ù¾çÇÑ ¹öƼÄà ½ÃÀåÀ» ´ë»óÀ¸·Î ÇÏ´Â º¹ÀâÇÑ ÇÁ·Î±×·¡¹Ö °¡´É ·ÎÁ÷ ÀåÄ¡(CPLD) ¹× FPGA ÀÀ¿ë ÇÁ·Î±×·¥¿¡ ´ëÇÑ Ãß°¡ ±â´ÉÀ» Á¦°øÇÑ´Ù.
ÀÎÅÚ ¾ÖÁú·º½º 5 FPGA E-½Ã¸®Áî ¾ó¸® ¾×¼¼½º ÇÁ·Î±×·¥ È®´ë: ÀÎÅÚ ¾ÖÁú·º½º 5 FPGA E-½Ã¸®Áî´Â ³»ÀåÇü ¿§Áö ÀÀ¿ë ÇÁ·Î±×·¥À» À§ÇÑ ºñ¿ë È¿À²ÀûÀÎ Àü·Â ¹× ¼º´ÉÀ» Á¦°øÇÑ´Ù. E-½Ã¸®Áî FPGA´Â 16 ³ª³ë¹ÌÅÍ(nm) °øÁ¤ÀÇ °æÀï ¾÷ü ´ëºñ ¿ÍÆ®´ç ÃÖ´ë 1.6¹è ³ôÀº ¼º´ÉÀ» Á¦°øÇÑ´Ù. Àü·Â ±â´ÉÀº 2¼¼´ë ÀÎÅÚ ÇÏÀÌÆÛÇ÷º½º™ (Intel Hyperflex™) FPGA ¾ÆÅ°ÅØó¿Í ÀÎÅÚ7 °øÁ¤ ±â¼úÀ» °áÇÕ, ¼º´É´ç ¿ÍÆ®¸¦ ÃÖÀûÈÇÑ Æ®·£Áö½ºÅ͸¦ »ç¿ëÇØ ±¸ÇöÇÑ´Ù. ÀÎÅÚ ¾ÖÁú·º½º 5 FPGA ¹× SoC´Â ÀÌÀü ¼¼´ë ÃÖ»ó±Þ Á¦Ç°¿¡¼ Â÷¿ëÇÑ ÀÎÅÚÀÇ ÃÖÃÊ AI ÅÙ¼ ºí·Ï(tensor block)À» È°¿ë, ¾ÖÁú·º½º 5 FPGAÀÇ Áß°£ ¹üÀ§ FPGA·Î ¸¸µé¾î, ¿§Áö AI ÀÀ¿ë ÇÁ·Î±×·¥¿¡ ÀÌ»óÀûÀÎ ¼±ÅÃÁö¸¦ Á¦°øÇÑ´Ù. ÀÎÅÚÀº ¾ó¸® ¾×¼¼½º ÇÁ·Î±×·¥ÀÇ ÀÏȯÀ¸·Î E-½Ã¸®Áî µð¹ÙÀ̽º¸¦ ¼³°èÇÏ´Â ¿©·¯ °í°´°ú Çù·Â ÁßÀ̸ç, 2023³â 4ºÐ±â¿¡ ¾ó¸® ¾×¼¼½º °í°´¿¡ »ùÇøµÀ» Á¦°øÇÒ °èȹÀÌ´Ù. ÀÎÅÚÀº 2024³â 1ºÐ±â E-½Ã¸®Áî ¿£Áö´Ï¾î¸µ »ùÇÃÀ» ÀÏ¹Ý °í°´¿¡ Æø³Ð°Ô Á¦°øÇϸç, ¼³°è ¼ÒÇÁÆ®¿þ¾îµµ ´ëÁß¿¡ °ø°³ÇÒ ¿¹Á¤ÀÌ´Ù. ¾ÖÁú·º½º 5¿¡ ´ëÇÑ »çÀü ¹× »çÈÄ ½Ç¸®ÄÜ ¼ÒÇÁÆ®¿þ¾î °³¹ß, Å×½ºÆ® ¹× ½Ã½ºÅÛ ÅëÇÕÀ» À§ÇÑ ¿ÏÀüÇÑ ½Ã½ºÅÛ ½Ã¹Ä·¹ÀÌÅÍÀÎ SIMICS´Â 2023³â 4ºÐ±â¿¡ °ø°³µÉ ¿¹Á¤ÀÌ´Ù.
CXL 2.0 ±â´ÉÀ» žÀçÇÑ R-ŸÀÏ ³»Àå ÀÎÅÚ ¾ÖÁú·º½º 7 FPGA ´ë·® ÃâÇÏ ½Ç½Ã: 2023³â 5¿ù Ãâ½ÃµÈ R-ŸÀÏ Ä¨·¿ÀÇ ÀÎÅÚ ¾ÖÁú·º½º 7 FPGA Á¦Ç°Àº °æÀï»ç FPGA Á¦Ç° ´ëºñ 2¹è ºü¸¥ PCIe 5.0 ´ë¿ªÆø°ú Æ÷Æ® ´ç 4¹è ³ôÀº CXL ´ë¿ªÆøÀ» Á¦°øÇÑ´Ù. °í°´Àº ÀÎÅÚ ¾ÖÁú·º½º 7 FPGAÀÇ ±¸¼º °¡´ÉÇÏ°í È®Àå °¡´ÉÇÑ ¾ÆÅ°ÅØó¸¦ ¹ÙÅÁÀ¸·Î ƯÁ¤ ¿ä±¸»çÇ׿¡ ±â¹ÝÇÑ Çϵå¿þ¾î ±Þ ¼Óµµ·Î ´ë±Ô¸ð ÃÖÀûÈµÈ ±â¼úÀ» ±¸ÃàÇÏ°í Àüü ¼³°è ºñ¿ë°ú °³¹ß ÇÁ·Î¼¼½º¸¦ ÁÙÀ̸ç ÃÖÀûÀÇ µ¥ÀÌÅÍ ¼¾ÅÍ ¼º´ÉÀ» ´Þ¼ºÇÒ ¼ö ÀÖµµ·Ï Áö¿øÇÑ´Ù.
¿ÀÇ FPGA ½ºÅÃ(OFS) ¿ÀǼҽº Ãâ½Ã: °³¹ßÀÚ´Â Ç÷§Æû ¹× ¿öÅ©·Îµå °³¹ßÀ» À§ÇÑ ¿ÀǼҽº ¿ÀÇ FPGA ½ºÅÃ(OFS) Çϵå¿þ¾î ÄÚµå, ¼ÒÇÁÆ®¿þ¾î ÄÚµå ¹× ±â¼ú ¹®¼¿¡ ´ëÇÑ Àüü ¾×¼¼½º ±ÇÇÑÀ» °®°Ô µÇ¾ú´Ù. ¿ÀÇ ¼Ò½º OFS ¿ÀÆÛ¸µÀº ÀÎÅÚ ¾ÖÁú·º½º FPGA ¹× ÀÎÅÚ ½ºÆ®¶óƽ½º 10 FPGA¸¦ Áö¿øÇÏ¿© Çϵå¿þ¾î ¹× ¼ÒÇÁÆ®¿þ¾î °³¹ßÀÚ°¡ ¼Ö·ç¼Ç °³¹ß¿¡ ÇØ´ç ±â´ÉÀ» È°¿ëÇÒ ¼ö ÀÖµµ·Ï Áö¿øÇÑ´Ù. ºñÆ®¿þ¾î(BittWare), ÇÏÀÌÅØ ½Ã½ºÅÛÁî(Hitek Systems), ½Ã±×¸¶X(SigmaX) µî ÆÄÆ®³Ê»çµéÀº ÇöÀç ¹èÆ÷ °¡´ÉÇÑ OFS ±â¹Ý Ç÷§Æû ¹× ¾ÖÇø®ÄÉÀÌ¼Ç Á¦Ç°À» Á¦°øÇÏ°í ÀÖ´Ù.
ÃÖÃÊÀÇ F2000X IPU ±â¹Ý ÇÁ·Î´ö¼Ç ¾î´ðÅÍ Ãâ½Ã: ÀÎÇÁ¶ó ó¸® ÀåÄ¡(IPU) µµÀÔÀÌ °¡¼ÓÈµÇ¸é¼ ½º¸¶Æ® NIC ¹× IPU ºÎ¹® ¼±µÎÀûÀÎ °ø±Þ ±â¾÷ ³ªÆÄÅ×Å©(Napatech)°¡ ÇÁ·Î´ö¼Ç ¾î´ðÅ͸¦ Ãâ½ÃÇÏ´Â µî ´Ù¾çÇÑ ¼Ö·ç¼ÇÀÌ ¾÷°è¿¡ µîÀåÇÏ°í ÀÖ´Ù. ³ªÆÄÅ×Å©ÀÇ F2070X IPU ÇÁ·Î´ö¼Ç ¾î´ðÅ͸¦ »ç¿ëÇÒ ½Ã Ŭ¶ó¿ìµå ¹× ³×Æ®¿öÅ· ¾ÖÇø®ÄÉÀ̼ÇÀÇ ÃѼÒÀ¯ºñ¿ë(TCO)¸¦ °³¼±ÇÒ ¼ö ÀÖ´Ù.
´Ï¿À½º(Nios) V/c ¸¶ÀÌÅ©·ÎÄÁÆ®·Ñ·¯ Ãâ½Ã: ÀÎÅÚÀº ´Ï¿À½º V Á¦Ç°±ºÀÇ »õ·Î¿î ÇÁ·Î¼¼¼ÀÎ ´Ï¿À½º V/c ÄÄÆÑÆ® ¸¶ÀÌÅ©·ÎÄÁÆ®·Ñ·¯¸¦ Ãâ½ÃÇÑ´Ù. ´Ï¿À½º V/c ÇÁ·Î¼¼¼´Â ¿ÀÇ ¼Ò½º ¾÷°è Ç¥ÁØÀÎ RISC-V ¾ÆÅ°ÅØó¸¦ ±â¹ÝÀ¸·Î ÇÏ´Â ¹«·á ¼ÒÇÁÆ® ÄÚ¾î IP´Ù. ÇÁ·Î±×·¡¸Óºí ·ÎÁ÷ µð¹ÙÀ̽º ¼³°è ¼ÒÇÁÆ®¿þ¾îÀÎ ÄõÅͽº ÇÁ¶óÀÓ(Quartus Prime) Áß ÀÎÅÚ ÄõÅͽº ÇÁ¶óÀÓ ÇÁ·Î ¼ÒÇÁÆ®¿þ¾î(Intel Quartus Prime Pro software)¿¡¼ Áö¿øµÇ´Â ¸ðµç µð¹ÙÀ̽º¸¦ ´ë»óÀ¸·Î ½ÃÀÛÇØ ÄõÅͽº ÇÁ¶óÀÓ ½ºÅÄ´Ùµå ¼ÒÇÁÆ®¿þ¾î°¡ Áö¿øµÇ´Â µð¹ÙÀ̽º±îÁö ·Îµå¸ÊÀ» È®ÀåÇÒ ¿¹Á¤ÀÌ´Ù. °í°´Àº ¼³°è¸¦ º¸´Ù ½±°Ô ½ÃÀå¿¡ Ãâ½ÃÇÒ ¼ö ÀÖ´Â ¼Ö·ç¼Ç°ú ºü¸£°Ô ¼ºÀåÇÏ°í ¹ÝÀÀÀÌ ºü¸¥ ¿¡ÄڽýºÅÛ¿¡ Á¦ÇÑ ¾øÀÌ Á¢±Ù °¡´ÉÇÏ´Ù.